馮諾依曼體系結構是現(xiàn)代計算機的基礎。在該體系結構下,程序和數(shù)據(jù)統(tǒng)一存儲,指令和數(shù)據(jù)需要從同一存儲空間存取,經由同一總線傳輸,無法重疊執(zhí)行。根據(jù)馮諾依曼體系,CPU的工作分為以下 5 個階段:取指令階段、指令譯碼階段、執(zhí)行指令階段、訪存取數(shù)和結果寫回。
取指令(IF,instruction fetch),即將一條指令從主存儲器中取到指令寄存器的過程。程序計數(shù)器中的數(shù)值,用來指示當前指令在主存中的位置。當 一條指令被取出后,程序計數(shù)器(PC)中的數(shù)值將根據(jù)指令字長度自動遞增。
指令譯碼階段(ID,instruction decode),取出指令后,指令譯碼器按照預定的指令格式,對取回的指令進行拆分和解釋,識別區(qū)分出不同的指令類 別以及各種獲取操作數(shù)的方法?,F(xiàn)代CISC處理器會將拆分已提高并行率和效率。
執(zhí)行指令階段(EX,execute),具體實現(xiàn)指令的功能。CPU的不同部分被連接起來,以執(zhí)行所需的操作。
訪存取數(shù)階段(MEM,memory),根據(jù)指令需要訪問主存、讀取操作數(shù),CPU得到操作數(shù)在主存中的地址,并從主存中讀取該操作數(shù)用于運算。部分指令不需要訪問主存,則可以跳過該階段。
結果寫回階段(WB,write back),作為后一個階段,結果寫回階段把執(zhí)行指令階段的運行結果數(shù)據(jù)“寫回”到某種存儲形式。結果數(shù)據(jù)一般會被寫到CPU的內部寄存器中,以便被后續(xù)的指令快速地存??;許多指令還會改變程序狀態(tài)字寄存器中標志位的狀態(tài),這些標志位標識著不同的操作結果,可被用來影響程序的動作。
型號:
6ES7 312-1AE13-0AB0CPU312,32K內存
6ES7 312-1AE14-0AB0?
6ES7 312-5BE03-0AB0?
6ES7312-5BF04-0AB0CPU312C,32K內存 10DI/6DO
6ES7 313-5BF03-0AB0?
6ES7313-5BG04-0AB0CPU313C,64K內存 24DI/16DO / 4AI/2AO
6ES7 313-6BF03-0AB0
6ES7313-6BG04-0AB0CPU313C-2PTP,64K內存 16DI/16DO
6ES7 313-6CF03-0AB0?
6ES7313-6CG04-0AB0CPU313C-2DP,64K內存 16DI/16DO
6ES7 313-6CF03-0AM0CPU313C-2DP,64K內存 16DI/16DO組合件(6ES7 313-6CF03-0AB0+6ES7 392-1AM00-0AA0)
6ES7 314-1AG13-0AB0CPU314,96K內存
6ES7 314-1AG14-0AB0CPU314,128K內存
6ES7314-6BG03-0AB0
6ES7314-6BH04-0AB0CPU314C-2PTP 96K內存 24DI/16DO / 4AI/2AO
6ES7314-6CG03-0AB0
6ES7314-6CH04-0AB0CPU314C-2DP 96K內存 24DI/16DO / 4AI/2AO
6ES7314-6EH04-0AB0CPU314C-2PN/DP 192K內存/24DI/16DO/ 4AI/2AO
6ES7314-6CG03-9AM0CPU314C-2DP 96K內存 24DI/16DO /
4AI/2AO組合件(6ES7 314-6CG03-0AB0+6ES7 392-1AM00-0AA0*2)
6ES7315-2AG10-0AB0CPU315-2DP, 128K內存
6ES7315-2AH14-0AB0CPU315-2DP, 256K內存
6ES7315-2EH13-0AB0?
6ES7315-2EH14-0AB0CPU315-2 PN/DP, 256K內存
6ES7317-2AJ10-0AB0?
6ES7317-2AK14-0AB0CPU317-2DP,512K內存
6ES7317-2EK13-0AB0?
6ES7317-2EK14-0AB0CPU317-2 PN/DP,1MB內存
6ES7318-3EL00-0AB0?
6ES7318-3EL01-0AB0CPU319-3PN/DP,1.4M內存
歡迎咨詢。